首页 文章
  • 0 votes
     answers
     views

    ARM Cortex M3 / M4架构中的代码和SRAM区域集成[暂停]

    我知道在ARM Cortex M3 / M4架构中,处理器使用代码和SRAM区域来执行程序 . 但有时它集成了Code和SRAM区域 . 任何人都可以向我解释这种集成的可行性和原因是什么? 请举例说明:为什么需要整合这两个区域?在架构上,代码区域是只读的ROM,而RAM提供读/写访问 . 如果我们尝试写入这个集成的代码区域,这种安排似乎可能导致分段错误 . 对于集成的代码区域,我们必须做些什么? ...

热门问题